非显而易见杯

专利无效挑战赛

目标专利:138在跨存储器链路传送纠正数据时保护ECC位置

专利公开号:CN108351820B

专利权人:高通股份有限公司

无效请求书提交日期:2026年


上一项目 下一项目

非显而易见性评估仅供参考,不构成法律建议。



权利要求列表点击可跳转

序号 权利要求内容

1

一种低功率存储器子系统中的链路纠错和保护的方法,包括: 在掩码写操作期间将链路纠错码ECC奇偶校验位嵌入在未使用的数据掩码位和/或掩码写数据中;以及 通过在所述掩码写操作期间将所述未使用的数据掩码位或所述掩码写数据标识为所述链路纠错码ECC奇偶校验位的位置,在所述掩码写操作期间保护至少所述未使用的数据掩码位或所述掩码写数据中的所述链路纠错码ECC奇偶校验位的位置对抗链路错误。

2

如权利要求1所述的方法,其中,保护至少所述链路纠错码ECC奇偶校验位的位置包括:在所述掩码写操作期间传送数据掩码ECC奇偶校验位以保护至少第一经断言的数据掩码位,所述第一经断言的数据掩码位标识被嵌入在对应的掩码写数据字节中的所述链路纠错码ECC奇偶校验位。

3

如权利要求2所述的方法,进一步包括在所述掩码写操作期间传送所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的ECC位置码。

4

如权利要求3所述的方法,进一步包括在所述掩码写操作期间在命令/地址总线上传送所述数据掩码ECC奇偶校验位以及所述链路纠错码ECC奇偶校验位的所述ECC位置码。

5

如权利要求1所述的方法,其中,在所述掩码写操作期间嵌入包括: 确定预定突发长度的写数据是否包括第一经断言的数据掩码位; 将所述链路纠错码ECC奇偶校验位嵌入在与所述第一经断言的数据掩码位相对应的第一掩码写数据字节中并嵌入在所述第一经断言的数据掩码位内;以及否则将所述链路纠错码ECC奇偶校验位嵌入在所述未使用的数据掩码位中。

6

如权利要求1所述的方法,其中,保护至少所述链路纠错码ECC奇偶校验位的位置包括:在所述掩码写操作期间传送指示所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的块位置的差拍位置码。

7

如权利要求6所述的方法,进一步包括传送指示所述链路纠错码ECC奇偶校验位是被嵌入在所述预定突发长度的写数据的数据部分还是所述数据掩码部分中的块位置码。

8

如权利要求7所述的方法,进一步包括在所述掩码写操作期间在命令/地址总线上传送所述差拍位置码和所述块位置码。

9

如权利要求1所述的方法,进一步包括接收用于读操作期间对读数据的捕捉的定时信息。

10

如权利要求1所述的方法,其中,进一步包括将所述低功率存储器子系统集成到移动电话、机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、计算机、手持式个人通信系统(PCS)单元、便携式数据单元、固定位置数据单元、服务器计算系统、和/或车辆控制系统中。

11

一种存储器子系统,包括: 具有纠错码(ECC)编码器/解码器逻辑的存储器控制器,所述存储器控制器被配置成在掩码写操作期间将链路纠错码ECC奇偶校验位嵌入在未使用的数据掩码位和/或掩码写数据中,并且被配置成通过在所述掩码写操作期间将所述未使用的数据掩码位或所述掩码写数据标识为所述链路纠错码ECC奇偶校验位的位置,在所述掩码写操作期间保护至少所述未使用的数据掩码位或所述掩码写数据中的所述链路纠错码ECC奇偶校验位的位置对抗链路错误。

12

如权利要求11所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间传送数据掩码ECC奇偶校验位以保护至少第一经断言的数据掩码位并在所述掩码写操作期间传送所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的ECC位置码,所述第一经断言的数据掩码位标识被嵌入在对应的掩码写数据字节中的所述链路纠错码ECC奇偶校验位。

13

如权利要求12所述的存储器子系统,其中,所述存储器控制器被进一步配置成在所述掩码写操作期间在命令/地址总线上传送所述数据掩码ECC奇偶校验位以及所述链路纠错码ECC奇偶校验位的所述ECC位置码。

14

如权利要求11所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间传送指示所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的块位置的差拍位置码并传送指示所述链路纠错码ECC奇偶校验位是被嵌入在所述预定突发长度的写数据的数据部分还是所述数据掩码部分中的块位置码。

15

如权利要求14所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间在命令/地址总线上传送所述差拍位置码和所述块位置码。

16

如权利要求15所述的存储器子系统,其中,所述存储器控制器被进一步配置成:确定所述预定突发长度的写数据是否包括第一经断言的数据掩码位,以将所述链路纠错码ECC奇偶校验位嵌入在与所述第一经断言的数据掩码位相对应的第一掩码写数据字节中并嵌入在所述第一经断言的数据掩码位内,以及否则将所述链路纠错码ECC奇偶校验位嵌入在所述未使用的数据掩码位中。

17

如权利要求11所述的存储器子系统,其中,所述存储器控制器被进一步配置成:接收用于在读操作期间改善对读数据的捕捉的定时信息。

18

如权利要求11所述的存储器子系统,其中,所述存储器子系统被集成到移动电话、机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、计算机、手持式个人通信系统(PCS)单元、便携式数据单元、固定位置数据单元、服务器计算系统、和/或车辆控制系统中。

19

一种存储器子系统,包括: 具有纠错码(ECC)编码器/解码器逻辑的存储器控制器,其被配置成在掩码写操作期间将链路纠错码ECC奇偶校验位嵌入在未使用的数据掩码位和/或掩码写数据中,并且被配置成通过在所述掩码写操作期间将所述未使用的数据掩码位或所述掩码写数据标识为所述链路纠错码ECC奇偶校验位的位置,在所述掩码写操作期间保护至少所述未使用的数据掩码位或所述掩码写数据中的所述链路纠错码ECC奇偶校验位的位置对抗链路错误;以及至少经由数据总线耦合至所述存储器控制器的存储器器件,包括:链路ECC解码器和纠正逻辑,其在写路径中并被配置成用于在所述数据总线上写数据的传输期间对链路错误进行检测和纠正;以及存储器ECC编码器逻辑,其在所述写路径中并被配置成用于在存储器阵列内的存储期间根据存储器ECC奇偶校验位来对所述写数据进行存储器保护。

20

如权利要求19所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间传送数据掩码ECC奇偶校验位以保护至少第一经断言的数据掩码位并在所述掩码写操作期间传送所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的ECC位置码,所述第一经断言的数据掩码位标识被嵌入在对应的掩码写数据字节中的所述链路纠错码ECC奇偶校验位。

21

如权利要求20所述的存储器子系统,其中,所述存储器控制器被进一步配置成在所述掩码写操作期间在命令/地址总线上传送所述数据掩码ECC奇偶校验位以及所述链路纠错码ECC奇偶校验位的所述ECC位置码。

22

如权利要求19所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间传送指示所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的块位置的差拍位置码,并且传送指示所述链路纠错码ECC奇偶校验位是被嵌入在所述预定突发长度的写数据的数据部分还是数据掩码部分中的块位置码。

23

如权利要求22所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间在命令/地址总线上传送所述差拍位置码和所述块位置码。

24

如权利要求19所述的存储器子系统,其中,所述存储器控制器被进一步配置成:确定预定突发长度的写数据是否包括第一经断言的数据掩码位,以将所述链路纠错码ECC奇偶校验位嵌入在与所述第一经断言的数据掩码位相对应的第一掩码写数据字节中并嵌入在所述第一经断言的数据掩码位内,以及否则将所述ECC奇偶校验位嵌入在所述未使用的数据掩码位中。

25

如权利要求19所述的存储器子系统,其中,所述存储器控制器被进一步配置成:接收用于在读操作期间改善对读数据的捕捉的定时信息。

26

如权利要求19所述的存储器子系统,其中,所述存储器子系统被集成到移动电话、机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、计算机、手持式个人通信系统(PCS)单元、便携式数据单元、固定位置数据单元、服务器计算系统、和/或车辆控制系统中。

27

一种存储器子系统,包括: 用于在掩码写操作期间将链路纠错码ECC奇偶校验位嵌入在未使用的数据掩码位和/或掩码写数据中的装置;以及用于通过在所述掩码写操作期间将所述未使用的数据掩码位或所述掩码写数据标识为所述链路纠错码ECC奇偶校验位的位置,在所述掩码写操作期间保护至少所述未使用的数据掩码位或所述掩码写数据中的所述链路纠错码ECC奇偶校验位的位置对抗链路错误的装置。

28

如权利要求27所述的存储器子系统,进一步包括:用于在所述掩码写操作期间在命令/地址总线上传送数据掩码ECC奇偶校验位以保护至少第一经断言的数据掩码位并传送所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的ECC位置码的装置,所述第一经断言的数据掩码位标识被嵌入在对应的掩码写数据字节中的所述链路纠错码ECC奇偶校验位。

29

如权利要求27所述的存储器子系统,进一步包括:用于在所述掩码写操作期间在命令/地址总线上传送指示所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的块位置的差拍位置码以及指示所述链路纠错码ECC奇偶校验位是被嵌入在所述预定突发长度的写数据的数据部分还是所述数据掩码部分中的块位置码。

30

如权利要求27所述的存储器子系统,其中,所述存储器子系统被集成到移动电话、机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、计算机、手持式个人通信系统(PCS)单元、便携式数据单元、固定位置数据单元、服务器计算系统、和/或车辆控制系统中。


对比文件列表

编号 名称
0 2011-12-20_发明授权_US08082482B2 System for performing error correction operations in a memory hub device of a memory module_+++n+++.docx
0 haoma_+++A_C_D_E_F_I_J_K_L_M_b_g+++.docx
0 2015-12-31_发明申请_US20150378826A1 CIRCUITS, APPARATUSES, AND METHODS FOR CORRECTING DATA ERRORS.docx
0 2015-02-17_发明授权_US08959417B2 Providing low-latency error correcting code capability for memory.docx
0 2014-10-23_发明申请_US20140317470A1 MEMORY DEVICES THAT PERFORM MASKED WRITE OPERATIONS AND METHODS OF OPERATING THE SAME_+++g_m_n+++.docx
0 2014-09-16_发明授权_US08837241B2 Semiconductor memory device_+++n+++.docx
0 2014-06-26_发明申请_US20140177362A1 Memory Interface Supporting Both ECC and Per-Byte Data Masking_+++G_n+++.docx
0 2014-05-07_发明专利_JP5485696B2 Antagonist antibody against EphB3.docx
0 2013-07-24_发明授权_CN101647004B 存储器阵列错误校正设备、系统和方法.docx
0 2013-04-09_发明授权_US08417987B1 Mechanism for correcting errors beyond the fault tolerant level of a raid array in a storage system_+++N+++.docx
0 2013-03-12_发明授权_US08397129B2 Memory array error correction apparatus, systems, and methods_+++N+++.docx
0 2013-01-24_发明申请_US20130024744A1 NONVOLATILE SEMICONDUCTOR MEMORY AND MEMORY SYSTEM_+++n+++.docx
0 2012-07-26_发明申请_US20120191907A1 SYSTEMS, METHODS, AND APPARATUSES FOR IN-BAND DATA MASK BIT TRANSMISSION.docx
0 2012-06-27_发明专利_JP4963121B2 Deadweight pressure balance automatic comparison calibration equipment.docx
0 2012-06-26_发明授权_US08209587B1 System and method for eliminating zeroing of disk drives in RAID arrays.docx
0 3gpp文件.docx
0 2011-11-09_发明授权_CN101097784B 改善存储装置的可靠性、可用性及可维修性_+++n+++.docx
0 2011-07-26_发明授权_US07987229B1 Data storage system having plural data pipes_+++n+++.docx
0 2011-03-03_发明申请_US20110055671A1 ADVANCED MEMORY DEVICE HAVING IMPROVED PERFORMANCE, REDUCED POWER AND INCREASED RELIABILITY_+++m+++.docx
0 2010-04-22_发明专利_JP2010512152A Antagonist antibody against EphB3.docx
0 2010-02-10_发明公开_CN101647004A 存储器阵列错误校正设备、系统和方法_+++n+++.docx
0 2009-11-19_发明专利_JP2009540477A Reliability of the memory device, availability, and serviceability of improvement_+++N+++.docx
0 2009-10-29_发明专利_JPWO2007145106A1 重錘形圧力天びん自動比較校正装置.docx
0 2008-06-19_发明专利_JP2008521160A Memory transaction burst operation and memory components to support the time-multiplexed error correction coding.docx
0 2008-01-03_发明申请_US20080005646A1 Reliability, availability, and serviceability in a memory device_+++n+++.docx
0 2007-07-04_发明公开_CN1991801A 访问控制设备、方法和存储器访问控制设备、方法.docx
0 2004-07-08_发明申请_US20040129952A1 Integrated circuit with programmable fuse array.docx
0 2004-04-08_发明申请_US20040068612A1 Raid controller disk write mask.docx
0 1983-06-29_发明专利_JPS5830427B2 JPS5830427B2 -.docx
0 1976-01-08_发明专利_JPS511738A Kentenbosekishino seizohoho oyobi kentenshi.docx

权利要求1

一种低功率存储器子系统中的链路纠错和保护的方法,包括: 在掩码写操作期间将链路纠错码ECC奇偶校验位嵌入在未使用的数据掩码位和/或掩码写数据中;以及 通过在所述掩码写操作期间将所述未使用的数据掩码位或所述掩码写数据标识为所述链路纠错码ECC奇偶校验位的位置,在所述掩码写操作期间保护至少所述未使用的数据掩码位或所述掩码写数据中的所述链路纠错码ECC奇偶校验位的位置对抗链路错误。


权利要求2

如权利要求1所述的方法,其中,保护至少所述链路纠错码ECC奇偶校验位的位置包括:在所述掩码写操作期间传送数据掩码ECC奇偶校验位以保护至少第一经断言的数据掩码位,所述第一经断言的数据掩码位标识被嵌入在对应的掩码写数据字节中的所述链路纠错码ECC奇偶校验位。


权利要求3

如权利要求2所述的方法,进一步包括在所述掩码写操作期间传送所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的ECC位置码。


权利要求4

如权利要求3所述的方法,进一步包括在所述掩码写操作期间在命令/地址总线上传送所述数据掩码ECC奇偶校验位以及所述链路纠错码ECC奇偶校验位的所述ECC位置码。


权利要求5

如权利要求1所述的方法,其中,在所述掩码写操作期间嵌入包括: 确定预定突发长度的写数据是否包括第一经断言的数据掩码位; 将所述链路纠错码ECC奇偶校验位嵌入在与所述第一经断言的数据掩码位相对应的第一掩码写数据字节中并嵌入在所述第一经断言的数据掩码位内;以及否则将所述链路纠错码ECC奇偶校验位嵌入在所述未使用的数据掩码位中。


权利要求6

如权利要求1所述的方法,其中,保护至少所述链路纠错码ECC奇偶校验位的位置包括:在所述掩码写操作期间传送指示所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的块位置的差拍位置码。


权利要求7

如权利要求6所述的方法,进一步包括传送指示所述链路纠错码ECC奇偶校验位是被嵌入在所述预定突发长度的写数据的数据部分还是所述数据掩码部分中的块位置码。


权利要求8

如权利要求7所述的方法,进一步包括在所述掩码写操作期间在命令/地址总线上传送所述差拍位置码和所述块位置码。


权利要求9

如权利要求1所述的方法,进一步包括接收用于读操作期间对读数据的捕捉的定时信息。


权利要求10

如权利要求1所述的方法,其中,进一步包括将所述低功率存储器子系统集成到移动电话、机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、计算机、手持式个人通信系统(PCS)单元、便携式数据单元、固定位置数据单元、服务器计算系统、和/或车辆控制系统中。


权利要求11

一种存储器子系统,包括: 具有纠错码(ECC)编码器/解码器逻辑的存储器控制器,所述存储器控制器被配置成在掩码写操作期间将链路纠错码ECC奇偶校验位嵌入在未使用的数据掩码位和/或掩码写数据中,并且被配置成通过在所述掩码写操作期间将所述未使用的数据掩码位或所述掩码写数据标识为所述链路纠错码ECC奇偶校验位的位置,在所述掩码写操作期间保护至少所述未使用的数据掩码位或所述掩码写数据中的所述链路纠错码ECC奇偶校验位的位置对抗链路错误。


权利要求12

如权利要求11所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间传送数据掩码ECC奇偶校验位以保护至少第一经断言的数据掩码位并在所述掩码写操作期间传送所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的ECC位置码,所述第一经断言的数据掩码位标识被嵌入在对应的掩码写数据字节中的所述链路纠错码ECC奇偶校验位。


权利要求13

如权利要求12所述的存储器子系统,其中,所述存储器控制器被进一步配置成在所述掩码写操作期间在命令/地址总线上传送所述数据掩码ECC奇偶校验位以及所述链路纠错码ECC奇偶校验位的所述ECC位置码。


权利要求14

如权利要求11所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间传送指示所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的块位置的差拍位置码并传送指示所述链路纠错码ECC奇偶校验位是被嵌入在所述预定突发长度的写数据的数据部分还是所述数据掩码部分中的块位置码。


权利要求15

如权利要求14所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间在命令/地址总线上传送所述差拍位置码和所述块位置码。


权利要求16

如权利要求15所述的存储器子系统,其中,所述存储器控制器被进一步配置成:确定所述预定突发长度的写数据是否包括第一经断言的数据掩码位,以将所述链路纠错码ECC奇偶校验位嵌入在与所述第一经断言的数据掩码位相对应的第一掩码写数据字节中并嵌入在所述第一经断言的数据掩码位内,以及否则将所述链路纠错码ECC奇偶校验位嵌入在所述未使用的数据掩码位中。


权利要求17

如权利要求11所述的存储器子系统,其中,所述存储器控制器被进一步配置成:接收用于在读操作期间改善对读数据的捕捉的定时信息。


权利要求18

如权利要求11所述的存储器子系统,其中,所述存储器子系统被集成到移动电话、机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、计算机、手持式个人通信系统(PCS)单元、便携式数据单元、固定位置数据单元、服务器计算系统、和/或车辆控制系统中。


权利要求19

一种存储器子系统,包括: 具有纠错码(ECC)编码器/解码器逻辑的存储器控制器,其被配置成在掩码写操作期间将链路纠错码ECC奇偶校验位嵌入在未使用的数据掩码位和/或掩码写数据中,并且被配置成通过在所述掩码写操作期间将所述未使用的数据掩码位或所述掩码写数据标识为所述链路纠错码ECC奇偶校验位的位置,在所述掩码写操作期间保护至少所述未使用的数据掩码位或所述掩码写数据中的所述链路纠错码ECC奇偶校验位的位置对抗链路错误;以及至少经由数据总线耦合至所述存储器控制器的存储器器件,包括:链路ECC解码器和纠正逻辑,其在写路径中并被配置成用于在所述数据总线上写数据的传输期间对链路错误进行检测和纠正;以及存储器ECC编码器逻辑,其在所述写路径中并被配置成用于在存储器阵列内的存储期间根据存储器ECC奇偶校验位来对所述写数据进行存储器保护。


权利要求20

如权利要求19所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间传送数据掩码ECC奇偶校验位以保护至少第一经断言的数据掩码位并在所述掩码写操作期间传送所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的ECC位置码,所述第一经断言的数据掩码位标识被嵌入在对应的掩码写数据字节中的所述链路纠错码ECC奇偶校验位。


权利要求21

如权利要求20所述的存储器子系统,其中,所述存储器控制器被进一步配置成在所述掩码写操作期间在命令/地址总线上传送所述数据掩码ECC奇偶校验位以及所述链路纠错码ECC奇偶校验位的所述ECC位置码。


权利要求22

如权利要求19所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间传送指示所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的块位置的差拍位置码,并且传送指示所述链路纠错码ECC奇偶校验位是被嵌入在所述预定突发长度的写数据的数据部分还是数据掩码部分中的块位置码。


权利要求23

如权利要求22所述的存储器子系统,其中,所述存储器控制器被进一步配置成:在所述掩码写操作期间在命令/地址总线上传送所述差拍位置码和所述块位置码。


权利要求24

如权利要求19所述的存储器子系统,其中,所述存储器控制器被进一步配置成:确定预定突发长度的写数据是否包括第一经断言的数据掩码位,以将所述链路纠错码ECC奇偶校验位嵌入在与所述第一经断言的数据掩码位相对应的第一掩码写数据字节中并嵌入在所述第一经断言的数据掩码位内,以及否则将所述ECC奇偶校验位嵌入在所述未使用的数据掩码位中。


权利要求25

如权利要求19所述的存储器子系统,其中,所述存储器控制器被进一步配置成:接收用于在读操作期间改善对读数据的捕捉的定时信息。


权利要求26

如权利要求19所述的存储器子系统,其中,所述存储器子系统被集成到移动电话、机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、计算机、手持式个人通信系统(PCS)单元、便携式数据单元、固定位置数据单元、服务器计算系统、和/或车辆控制系统中。


权利要求27

一种存储器子系统,包括: 用于在掩码写操作期间将链路纠错码ECC奇偶校验位嵌入在未使用的数据掩码位和/或掩码写数据中的装置;以及用于通过在所述掩码写操作期间将所述未使用的数据掩码位或所述掩码写数据标识为所述链路纠错码ECC奇偶校验位的位置,在所述掩码写操作期间保护至少所述未使用的数据掩码位或所述掩码写数据中的所述链路纠错码ECC奇偶校验位的位置对抗链路错误的装置。


权利要求28

如权利要求27所述的存储器子系统,进一步包括:用于在所述掩码写操作期间在命令/地址总线上传送数据掩码ECC奇偶校验位以保护至少第一经断言的数据掩码位并传送所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的ECC位置码的装置,所述第一经断言的数据掩码位标识被嵌入在对应的掩码写数据字节中的所述链路纠错码ECC奇偶校验位。


权利要求29

如权利要求27所述的存储器子系统,进一步包括:用于在所述掩码写操作期间在命令/地址总线上传送指示所述链路纠错码ECC奇偶校验位在预定突发长度的写数据内的块位置的差拍位置码以及指示所述链路纠错码ECC奇偶校验位是被嵌入在所述预定突发长度的写数据的数据部分还是所述数据掩码部分中的块位置码。


权利要求30

如权利要求27所述的存储器子系统,其中,所述存储器子系统被集成到移动电话、机顶盒、音乐播放器、视频播放器、娱乐单元、导航设备、计算机、手持式个人通信系统(PCS)单元、便携式数据单元、固定位置数据单元、服务器计算系统、和/或车辆控制系统中。


Powered by Django

网站备案号:渝ICP备2023012882号


重庆市非显而易见网络科技有限责任公司 A Anti NPE NPE